企源知识库
专业知识收录平台
显卡的核心是
2024年08月05日 07时08分46秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
假定某同步总线在一个总线时钟周期内传送一个4字节的数据,总线时钟频率为33MHz,则总线带宽为
2024年08月05日 07时08分45秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
DMA方式主要用于【】的数据传输。
2024年08月05日 07时08分44秒
0次浏览
分类:计算机组成原理(02318)
阅读更多
用来将汇编语言源程序翻译成机器语言目标程序的是
2024年08月05日 07时08分42秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
将CPU中通用寄存器的内容写入一个存储单元的是
2024年08月05日 07时08分41秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
8位整数原码能表示的最小数是
2024年08月05日 07时08分40秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
下列关于奇偶校验的说法,正确的是
2024年08月05日 07时08分39秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
在用原码乘法计算3X(-2)时
2024年09月14日 06时09分42秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
指令中给出的操作数所在存储单元的地址称为
2024年09月14日 06时09分41秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
溢岀标志是
2024年09月14日 06时09分40秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
从机器代码转换为汇编表示的过程称为
2024年08月05日 07时08分34秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
同一个部件同时被不同指令所用,这会引起
2024年09月14日 06时09分40秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
在中断响应周期中,断点被保存到【】中。
2024年08月05日 07时08分31秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
1L对于容量为32KB的存储器,寻址所需最小地址位数为
2024年08月05日 07时08分30秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
在分页式虚拟存储器的CPU访存过程中,cache缺失处理是由【
2024年08月05日 07时08分29秒
1次浏览
分类:计算机组成原理(02318)
阅读更多
‹‹
上一页
99
100
101
102
103
104
105
106
107
108
下一页
››
Top
首页
后台登录
×
×