设有单总线结构计算机的CPU数据通路及其与存储器的迮接结构如下图所示,其中,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令LOAD R3,MEM的执行流程(其中MEM为内存地址值)。指令功能为将存储器MEM中的数据送到寄存器R3中存放。
设有单总线结构计算机的CPU数据通路及其与存储器的连接结构如题26图所示,其中,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令ADD R3,R0,Rl的执行流程。指令功能为将寄存器R0与寄存器R1的内容相加,结果送入寄存器R3中。
设有单总线结构计算机的CPU数据通路及其与存储器的连接结构如下图所示,其中,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为临时寄存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令ADD R1,R2,R0的执行流程。指令功能为将寄存器R2与寄存器R0的内容相加,结果送入R1中。
单总线CPU结构图如下,其中有运算部件ALU、寄存器Y和Z、通用寄存器R0~R3、指令寄存器IR、程序计数器PC、主存地址寄存器MAR和主存数据寄存器MDR等部件,试拟出加法指令ADD R1,B(R2)的读取和执行流程。其中R1表示目的寻址为寄存器寻址;B(R2)表示源寻址为变址寻址,B是偏移量,R2是变址寄存器。
单总线 CPU 结构如下图所示,其中有运算部件ALU、寄存器Y和Z,通用寄存器R0~R3、指令寄存器IR、程序计数器PC、主存地址寄存器 MAR 和主存数据寄存器MDR等部件。试拟出CPU 读取并执行取数指令 LOAD R0,(A)的流程。指令中 R0表示目的寻址为存储器寻址。( A)表示源寻址为存储器间接寻址。
单总线CPU结构如下图所示,其中有运算部件ALU、寄存器Y和Z、通用寄存器R0~R3 指令寄存器IR、程序计数器PC、主存地址寄存器MAR和主存数据寄存器MDR。试拟出CPU读取并执行LOAD R1,(R2)取数指令的流程,指令中R1表示目的寻址为寄存器寻址,(R2)表示源寻址为寄存器间接寻址。
单总线CPU结构如下图所示,其中有运算部件ALU、寄存器Y和Z、通用寄存器R0~R3、指令寄存器IR、程序计数器PC、主存地址寄存器MAR和主存数据寄存器MDR等部件。试拟出CPU读取并执行加法指令ADD(R2),R1的流程,指令中(R2)表示目的寻址为寄存器间接寻址,R1表示源寻址为寄存器寻址。
单总线CPU结构如下图所示。已知无条件转移指令JMPB(PC)。其中B(PC)表示相对寻址,B是偏移量,PC是程序计数器。(1)说明该指令的功能。(2)写出该指令的读取与执行流程。
单总线CPU结构如下图所示。已知无条件转移指令JMP B(RO),其中B(RO)表示变址寻址,B是偏移量,RO是变址寄存器。(1)说明该指令的功能。(2)写出该指令的读取与执行流程。
设有单总线CPU的计算机结构如图所示。试写出指令ADD(R1),R0的执行流程。其中,(R1)表示寄存器间接寻址,R0表示寄存器寻址,指令功能为加法。